Please enable JavaScript.
Coggle requires JavaScript to display documents.
ARCHITETTURE NON VON NEUMANN - Coggle Diagram
ARCHITETTURE NON VON NEUMANN
I LIMITI DELL'ARCHITETTURA VON NEUMANN
BUS
PASSANO LE INFORMAZIONI
VELOCITA' DEL CLOCK
ARRIVA A SVARIATI GIGAHERTZ
CPU
ELEMENTO FONDAMENTALE DELLA STRUTTURA
TECNICA PIPELINE
AUMENTA LA VELOCITA' DI ELABORAZIONE DELLE ISTRUZIONI
FLOATING POINT UNIT
E' PRESENTE NELLA CPU PER VELOCIZZARE I CALCOLI
RAM E CACHE
RIDUCONO IL RITARDO D'ACCESSO ALLA MEMORIA
DMA CONTROLLER (DIRECT MEMORY ACCESS)
TRASFERISCE I DATI DA E VERSO LA MEMORIA
MODELLI DI ELABORAZIONE NON VON NEUMANN
LA REDUCTION MACHINE
ANALIZZA SEQUENZE DI OPERAZIONI
LE SUDDIVIDE IN PARTI SEMPLICI
IL DATAFLOW
ANALIZZA DATI IN UNA MEMORIA SPECIALE
CAM (CONTENT ADDRESSABLE MEMORY)
SECONDO REGOLE PER AVERE UN RISULTATO
ARCHITETTURE DI ELABORAZIONE PARALLELA
SIMD (SINGLE INSTRUCTION / MULTIPLE DATA)
PROCESSORI LAVORANO IN PARALLELO
STESSA ISTRUZIONE SUI PROPRI DATI
CLUSTER
ELABORATORI SEPARATI, INTERCONNESSI A RETI VELOCI
MIMD (MULTIPLE INSTRUCTION / MULTIPLE DATA)
PROCESSORI LAVORANO IN PARALLELO
PROPRIE ISTRUZIONI SUI PROPRI DATI
MPP (MASSIVELY PARALLEL PROCESSING)
ELABORATORI VELOCI, PROCESSORI AUTONOMI
OLTRE IL SILICIO
MEMRISTOR
SONO CHIP, COMBINAZIONE DI RAME MEMORIE DI MASSA
COGNITIVE COMPUTER
COMPUTER CHE SIMULA IL LAVORO
TRASMETTE E FORNISCE INFORMAZIONI