Please enable JavaScript.
Coggle requires JavaScript to display documents.
组合逻辑电路 - Coggle Diagram
组合逻辑电路
设计逻辑电路
根据题意确定输入,输出
根据真值表画出卡诺图化简
列出真值表
画出卡诺图后,得到最小项,设计电路
常用逻辑部件
加法器
全加器
输入
第i位被加位
第i-1位是否进位
第i位加位
输出
第i位加位运算后结果
Si = Ai⊕Bi⊕C(i - 1)
第i+1位是否进位
Ci = AiBi+(Ai⊕Bi)C(i - 1)
半加器
输入
加数
被加数
输出
被加数位加上加数后的结果
Si = A⊕B
是否进位
C(i +1) = AB
不用死记硬背公式,利用真值表
编码与译码
译码器
常见为74138译码器
注意点
低电平有效,输出取反
E1, E2', E3'
工作(只要记这个就行)E1 = 0且E2' +E3' = 0
不工作:E1 = 0或E2' +E3' = 1
级联
使能端要求一个接的高电平有效,一个低电平有效,不必拘泥于课本,我觉得通俗易懂的就是输入相同,使能端单独列出来
编码器
二进制编码器
种类
普通
优先
常见为74148编码器
注意:低电平输出有效