Please enable JavaScript.
Coggle requires JavaScript to display documents.
2.Architettura di sistema Von Neumann - Coggle Diagram
2.Architettura di sistema Von Neumann
ESECUZIONE PROGRAMMA IN 2 FASI:
esegue istruzione presente in IR
carica nel registro IR la prossima istruzione
punta alla successiva istruzione
FETCH
EXECUTE:
PRINCIPALI FAMIGLIE DI MICROPROCESSORI:
CISC (Complex Instrction Set Computer)
architettura complessa e set di istruzione molto esteso (circa 1000)
X86, AMD, PDP-11
RISC (Reduced Instruction Set Computer)
architettura semplice e set di istruzione limitato (circa 100)
AVR, PIC, ARM
architettura ibrida:
assembler
: processo di traduzione (non richiede alcuna intelligenza)
architettura ISA di tipo CISC
core interno: RISC
istruzioni CISC x 86: convertite in micro-istruzioni RISC
linguaggio assembly x86:
linker
: collega moduli e librerie e distribuisce il codice oggetto nello spazio di indirizzi di memoria centrale
linguaggio macchina:
visto in modo equivalente attraverso linguaggio mnemonico
insieme
codici mnemonici:
linguaggio assembly
codice macchina: 1010 0101 0011 1010 (linguaggio macchina)
codice mnemonico: MOV R0, R1 (linguaggio assembly)
parole chiave:
MOV
-> valori a registri
ADD
: sommare contenuti di memoria e registri
SUB
: sottrarre