Please enable JavaScript.
Coggle requires JavaScript to display documents.
La historia y evolución de las memorias RAM, : - Coggle Diagram
La historia y evolución de las memorias RAM
1980:
cac-40 96 bytes es un pack 16 pines, aunque la comercializaban de que era de 22
1982
La memoria ZIP, se introdujo como un soporte simple de línea, fue la primera memoria DRAM en una sola tarjeta varios módulos memoria
1985
Advanced Technology hiso una memoria RAM de 256 KB
1970
Tarjeta RAM Intel: su almacenamiento era de 1024 bytes, fue la primera memoria en ser vendida en el comercio
1988
Aparece la memoria flash, era una memoria no volátil, usados en pequeños dispositivos con uso de baterías, como móviles o pequeños electrodomésticos. etc... Su almacenamiento llega de 64 MB a 32 GB
1990
Aparece la FPM RAM, tiene 2 velocidades de acceso, de 60 nanosegundos y las mas lentas de 70, evita estados de espera en la CPU, se basa en que el siguiente acceso de memoria va a estar en la misma fila que el anterior
1994
Nace la EDO DRAMM, permitio introducir datos mientras los anteriores estaban saliendo
1996
aparece la RAMUS PC600, tiene una velocidad de transferencia de 1.16 GB por canal y un total de 2.12 GB
2001
Es un compuesto con memorias sincronicas disponibles en el encapsulado que permite la transferencia de datos por los canales distintos simultáneamente en un ciclo de reloj
1998
Aparece la PC100, contenía una velocidad de transferencia de 125 megahertz, una temporización de 8 nanosegundos y una tasa de transferencia de 800 MG por segundo
2004
nace la PC 2400 de DR 533 con una velocidad de transferencía, con tecnologías de memoria RAM que trabajan por encima de los 533 megahertz, ya son considerados memorias de DR 2 y tienen 240 pines
2007
Aparece la DDR 3 1800 con velocidad de transferencia de 14.40 GB y con mil 800 megahertz
1999
tiene una velocidad de transferencia de 1.42 GB por segundo por canal y en total 2.84 GB
1997
Aparece la BEDO RAM, da los datos en ráfaga, después de que se accede a un dato se leen los sigueitnes tres datos en un ciclo de reloj ahorrando tiempo de espera en un procesador
: