Please enable JavaScript.
Coggle requires JavaScript to display documents.
數位邏輯設計 U1, VIH,VIL輸入電壓準位(H:high, L:low) - Coggle Diagram
數位邏輯設計 U1
數位IC
大型積體電路(LSI)
電子元件數:1000~10000,邏輯閘數:100~1000
超大型積體電路(VLSI)
電子元件數:10000~1000000,邏輯閘數:1000~10000
中型積體電路(MSI)
電子元件數:100~1000,邏輯閘數:10~100
極大型積體電路(ULSI)
電子元件數:1000000~10000000,邏輯閘數:100000~1000000
小型積體電路(SSI)
電子元件數:<100,邏輯閘數:<10
巨大型積體電路(GSI)
電子元件數:>10000000,邏輯閘數:>1000000
SPLD、CPLD、FPGA比較
CPLD
特性
大部分需搭配專屬的燒錄器來規劃
少部分屬於系統內可程式化的元件
容量中
結構:由許多獨立的SPLD組成而成
適用範圍:數位控制電路
SPLD
特性:需搭配專屬的燒錄器來規劃
容量小
結構:採用雙層的AND-OR閘陣列結構組成
適用範圍:數位電路
FPGA
特性:可在電路板上直接規劃的ISP元件
容量最高
結構:採用類似靜態記憶體(SRAM)所組成查詢表來設計邏輯功能
適用範圍:有記憶體的大型數位電路
數量表示法
類比表示法
連續變化的數量表示法
數位表示法
近似而非連續變化的數量表示法
信號比較
類比信號
傳輸過程易受雜訊干擾
不易儲存、還原及控制
數位信號
傳輸速度快
可程式控制
傳輸過程不容易受雜訊干擾
容易儲存及還原
TTL CMOS比較
TTL
VOH:>2.4V VOL:<0.4V
VNH=2.4-2.0=0.4V VNL=0.8-0.4=0.4V
VIH:>2V VIL:<0.8V
優點
發展較早
包裝齊全
應用最廣泛
速度快
電源電壓:5V
缺點
消耗功率大
CMOS
VOH:大約是VDD VOL:大約為0
VNH=VNL=0.3VDD
VIH:0.7VDD以上 VIL:0.3VDD以下
優點
推動負載能力強
雜訊的抑制能力高
消耗功率低
包裝密度高
電源電壓:VDD比VSS高3~18V
缺點
工作速度慢
VIH,VIL輸入電壓準位(H:high, L:low)