Please enable JavaScript.
Coggle requires JavaScript to display documents.
Memória principal, MAPA MENTAL 4, AOC 2022/2, ALUNO(A): KAILANY FAUSTINO -…
Memória principal
Evolução
Regulares: XT e 286
FPM: 386, 486
EDO: Primeira geração do Pentium
SDR-SDRAM: Pentium I, II, III e alguns Pentium IV
DDR-SDRAM (2002): Pentium IV
DDR2-SDRAM (2004): Core e Core 2
DDR3-SDRAM (2007): Core i de 1ª a 5ª geração (Haswell)
DDR4-SDRAM (2014): Core i de 6ª geração (Skylake)
DDR
Alcançando taxas mais altas
a transferência de dados é sincronizada tanto na borda de subida como na de descida do clock;
frequência de clock mais alta no barramento para
um esquema de buffering é usado
Células internas operando de 100 a 200 MHz
2 bits simultaneamente
Barramento interno operando de 100 a 200 MHz
Dupla transferência por ciclo
DDR5
Células operando de 100 a 450 MHz.
Barramento interno operando de 1600 a 3200 MHz.
Buffer de pré-busca: 16 bits
Dupla transferência por ciclo
Cada módulo agora tem dois canais independentes
dois canais de 32 bits
Circuito integrado de gerenciamento elétrico (on-board)
próprio módulo que regula a tensão dos chips, ao invés da placa-mãe
DDR2
Células operando de 100 a 266 MHz.
Barramento interno operando de 200 a 533 MHz.
Buffer de pré-busca: 4 bits simultaneamente
Dupla transferência por ciclo
DDR3
Células operando de 100 a 266 MHz.
Barramento interno operando de 400 a 1066 MHz.
Buffer de pré-busca: 8 bits simultaneamente
Dupla transferência por ciclo
DDR4
Células operando de 100 a 400 MHz.
Barramento interno operando de 800 a 1600 MHz
Buffer de pré-busca: 2 bancos diferentes
Dupla transferência por ciclo
MAPA MENTAL 4
AOC 2022/2
ALUNO(A): KAILANY FAUSTINO