Please enable JavaScript.
Coggle requires JavaScript to display documents.
組合邏輯 (減法器 (減法電路是基本整合運放電路的一種,減法電路可以由反相加法電路構成,也可以由差分電路構成。 (半減器…
組合邏輯
減法器
減法電路是基本整合運放電路的一種,減法電路可以由反相加法電路構成,也可以由差分電路構成。
半減器
半加器的電路,需要二個輸入和二個輸出。二個輸入變數是被加數和加數。二個輸出變數是和(Sum)和進位(Carry)。
全減器
全加器的輸入需要三個變數,除了被加數x,加數y外,還有一個上一級送來的進位。
編碼器
是一種將資訊由一種特定格式(或編碼)轉換為其他特定格式(或編碼)的傳感器、軟體或是演算法,轉換的目的可能是由於標準化、速度、保密性、保安或是為了壓縮資料。
加法器
是電子計算機核心微處理器中算術邏輯單元的基礎。
半加器
半加器將兩個輸入位加和,產生進位與和,是半加器的兩個輸出。
全加器
將兩個一位元二進位數相加,並根據接收到的低位進位訊號,輸出和、進位輸出。
解多工器
和多工器相反,解多工器從某一種信號中,提取資料並依照某種方式分配到幾個輸出線上。在這種用法下的電路就叫做資料分配器
解碼器
解碼器可以擔任多輸入多輸出邏輯閘的角色,能將已編碼的輸入轉換成已編碼的輸出,這裡輸入和輸出的編碼是不同的。。
多工器
多工器可擴展為在多組資料中選擇其中一組輸出,故又稱為資料選擇器(Data Selector)。