Please enable JavaScript.
Coggle requires JavaScript to display documents.
基本邏輯閘
二丙14李詠祺 (反及閘 (反及閘是數位邏輯中實現邏輯與非的邏輯閘,功能見左側真值表。若當輸入均為高電平(1),則輸出為低電平(0);…
基本邏輯閘
二丙14李詠祺
反及閘
反及閘是數位邏輯中實現邏輯與非的邏輯閘,功能見左側真值表。若當輸入均為高電平(1),則輸出為低電平(0);若輸入中至少有一個為低電平(0),則輸出為高電平(1)。反及閘是一種通用的邏輯閘,因為任何布林函數都能用反及閘實現。
-
及閘
及閘是數位邏輯中實現邏輯與的邏輯閘,功能見右側真值表。僅當輸入均為高電壓時,輸出才為高電壓時;若輸入中至多有一個高電壓時,則輸出為低電壓。換句話說,及閘的功能是得到兩個二進位數的最小值,而或閘的功能是得到兩個二進位數的最大值。
-
-
或閘
或閘(英語:OR gate)是數位邏輯中實現邏輯或的邏輯閘,功能見右側真值表。只要兩個輸入中至少有一個為高電平(1),則輸出為高電平(1);若兩個輸入均為低電平(0),輸出才為低電平(0)。換句話說,或閘的功能是得到兩個二進位數的最大值,而及閘的功能是得到兩個二進位數的最小值。
-
-
反或閘
反或閘是數位邏輯中實現邏輯或非的邏輯閘,功能見右側真值表。若輸入均為低電平(0),則輸出為高電平(1);若輸入中至少有一個為高電平(1),則輸出為低電平(0)。或非是邏輯或加邏輯非得到的結果。或非是一種具有函數完備性的運算,因此其他任何邏輯函數都能用反或閘實現。相比之下,邏輯或運算器是一種單調的運算器,其只能將低電平變為高電平,但不能將高電平變為低電平。
-
-
-
互斥反或閘
反互斥或閘(英語:XNOR gate,偶爾寫作ENOR gate、ExNOR gate,在Intel處理器中,此項功能被命名為"test"),又稱互斥或反閘,是數位邏輯中實現邏輯雙條件的邏輯閘,功能見右側真值表。若兩個輸入的電平相同,則輸出為高電平(1);若兩個輸入的電平相異,則輸出為低電平(0)
-
互斥或閘
互斥或閘(英語:Exclusive-OR gate,簡稱XOR gate,又稱EOR gate、ExOR gate)是數位邏輯中實現邏輯互斥或的邏輯閘,功能見右側真值表。若兩個輸入的電平相異,則輸出為高電平(1);若兩個輸入的電平相同,則輸出為低電平(0)。
-