Please enable JavaScript.
Coggle requires JavaScript to display documents.
二甲8曾竹豪 - Coggle Diagram
二甲8曾竹豪
全減器
執行減法的電路,它有三個輸入端和兩個輸出端。三個輸入端為被減數、減數以及來自低位的借位數,兩個輸出端為相減之後的差數及借位數。
半減器
具有兩個輸入端(減數及被減數)及兩個輸出端(差及借位)的邏輯電路。
半加器
是一種用於執行加法運算的數位電路部件,是構成電子計算機核心微處理器中算術邏輯單元的基礎。在這些電子系統中,加法器主要負責計算地址、索引等數據。
全加器
全加器(full adder)將兩個一位元二進位數相加,並根據接收到的低位進位訊號,輸出和、進位輸出。全加器的三個輸入訊號為兩個加數A、B和低位進位Cin。
多工器\解多工器
或稱多路復用器(英語:multiplexer,簡稱:MUX),是一種可以從多個類比或數位輸入訊號中選擇一個訊號進行輸出的器件。
比較器
是通過比較兩個輸入端的電流或電壓的大小,在輸出端輸出不同電壓結果的電子元件。
編碼器、解碼器
解碼器是電子技術中的一種多輸入多輸出的組合邏輯電路,負責將二進位代碼翻譯為特定的物件(如邏輯電平等),功能與編碼器相反。
BCD加法器
將二個BCD碼先以4位元二進位數加法運算。
運算後四位元總和小於或等於9(1001B),且無進位產生,則此」和」為有效BCD值。
運算後四位元總和大於9(1001B)或有進位產生,則必須將」和」再加上6(011B),才為有效BCD值。
將上述步驟產生三進位加至下一位數。