Please enable JavaScript.
Coggle requires JavaScript to display documents.
組合邏輯電路 (BCD加法器 (先將二個BCD碼先以4位元二進位數加法運算, 運算後四位元總和小於或等於9(1001B),為有效BCD值,如果大於9…
組合邏輯電路
BCD加法器
先將二個BCD碼先以4位元二進位數加法運算
運算後四位元總和小於或等於9(1001B),為有效BCD值,如果大於9要加上6(0011B)
解碼器
第一種電路是以輸入端的碼去指定輸出端其中一條輸出線動作。
而另一種電路則是將輸入端的碼轉換成其他的編碼,此種電路也可以稱為轉碼器。
編碼器
組合邏輯中將某輸入線的動作狀態以數碼的形式輸出,此電路即為編碼器。
編碼器電路輸出線數越多,可以編碼的數量就越多。
多工器
它是利用資料選擇線So至 Sn-1,來選擇資料輸入線Do至D的2n次方-1的其中一條,將此條資料送至輸出端Y。
種類
四線對一線多工器
八線對一線多工器
四組二對一多工器
比較器
比較器是通過比較兩個輸入端的電流或電壓的大小,在輸出端輸出不同電壓結果的電子元件。
常被用於模數轉換電路中。
減法器
半減器
減器就是只考慮減數與被減數,再針對減數與被減數來考慮其輸出結果,結果會有差、借位。
全減器
全減器是兩個二進制的數進行減法運算時使用的一種運算單元。
輸入部分除了考慮減數與被減數之外,還要考慮前一級的借位。
加法器
半加器
用途:是將兩個一位二進位數相加
它具有兩個輸入和兩個輸出(分別是和(sum)、進位(carry))
它使用了一個互斥或閘來產生和S,並使用了一個及閘來產生進位訊號C。
由一個互斥或閘和一個及閘組成
全加器
設A為被加數,B為加數,Ci為前一級進位, S為總和,Co為進位
由2個半加器跟一個或閘組成
解多工器
功能剛好與多工器的動作相反,它可以將一個位元的資料透過選擇分配給多個輸出端中的一個,所以又稱為資料分配器
可程式邏輯裝置(PLD)
PLD與一般數位晶片不同的是:PLD內部的數位電路可以在出廠後才規劃決定,有些類型的PLD也允許在規劃決定後再次進行變更、改變