Please enable JavaScript.
Coggle requires JavaScript to display documents.
組合邏輯 (全加器 (說明 (三個輸入變數:被加數、加數、前一級進位輸入;二個輸出:總和、進位。若前一級之進位位元為0,則其規則與半加法器相同。),…
組合邏輯
全加器
說明
三個輸入變數:被加數、加數、前一級進位輸入;二個輸出:總和、進位。若前一級之進位位元為0,則其規則與半加法器相同。
真值表
卡諾圖
電路圖
組合邏輯電路
說明
是由輸入變數、輸出變數及邏輯閘組合而成之電路。
設計有三大步驟
1.真值表的建立
2.布林函數的化簡
3.組合邏輯的完成
電路圖
半加器
說明
稱為半加法器,只能處理單一位元之二進為運算。半加法器有二個輸入:被加數、加數;二個輸出:和、進位。
真值表
電路圖
多工器
說明
是一邏輯電路,可接受多個資料輸入,並且在同一時間內只允許一個資料輸出;至於哪一個輸入資料被傳送到輸入端,則由選擇線決定,因此多工器又稱為資料選擇器。
真值表
卡諾圖
編碼器
說明
編碼器之工作與解碼器相反,是將2n種可能之輸入轉換為n個二進位輸出之邏輯電路。
電路圖