Please enable JavaScript.
Coggle requires JavaScript to display documents.
HAM 2017-1 Uso de HMC como Memória Principal em Sistemas Embarcados…
HAM 2017-1
Uso de HMC como Memória Principal em Sistemas Embarcados
Revisão sobre memórias HMC
Questão(ões) de Pesquisa
Memórias HMC podem ser melhores que DDR como memória principal no contexto de Sistemas Embarcados?
Cache L2 pode ser eliminada da arquitetura de memória quando utilizando HMC como memória principal?
Metodologia
Comparar o desempenho das Memórias HMC e DDR
Largura de banda (bandwidth)
Latência (latency)
Consumo de energia (energy consumption)
Ferramental
gem5
Geração de Traços (trace) de memória
ARM (ISA)
CasHMC
Usa traços de memória como entrada
Simulação da memória HMC
Saída incluindo largura de banda e latência.
CACTI-3DD - para modelar potência, área, tempo de memórias 2D e 3D
Benchmark MiBench
Configurações
L1i&d: 32 KB, associativa 8-vias, tamanho de linha 64 B
Memória Principal: DDR e HMC
L1 + DDR (ddr) - base
L1 + HMC (hmc)
L1 + L2 + DDR (l2+ddr)
L1 + L2 + HMC (l2+hmc)
Motivação
Latência reduzida
Largura de banda
Energia e Área eficientes
Aplicação em Sistemas Embarcados