數位邏輯
基本邏輯閘
數目系統
布林代數與第摩根定理
布林函數化簡
組合邏輯電路之設計及應用
正反器
循序邏輯電路之設計及應用
比較器
解多工器
多工器
二進位表示法
八進位表示法
十進位表示法
真值表
有反閘(NOT gate)或閘(OP gate)及閘(AND gate)
具有兩種穩態的用於儲存的元件
RS正反器
邏輯加法運算-OR運算
邏輯補數-NOT
序向邏輯電路是指電路任何時刻的穩態輸出不僅取決於當前的輸入,還與前一時刻輸入形成的狀態有關。這跟組合邏輯電路相反,組合邏輯的輸出只會跟目前的輸入成一種函數關係。換句話說,時序邏輯擁有儲存元件(記憶體)來存儲信息,而組合邏輯則沒有。
摩爾型有限狀態機
卡諾圖法化簡
只要把每一個數字直(0or1)與位置直的乘機相加起來,便可得對應十進位值
十六進位表示法
十進位制是指用不多於10個號碼,代表一切數值,不論多大,以進1位表示10倍,進二位代表100倍,依此類推的十進制數字系統。
八進位是以8為底的進位制,使用數字0、1、2、3、4、5、6、7。
十六進位(簡寫為hex或下標16)在數學中是一種逢16進1的進位制。一般用數字0到9和字母A到F(或a~f)表示,其中:A~F表示10~15,這些稱作十六進位數字。
truth table各種輸入與輸出狀態關係
布林代數中和項是字母之和;邏輯電路中,和項由OR運算產生
NOT運算即在求一變數的補數
邏輯乘法運算-AND運算
布林代數中積項是字母之積;邏輯電路中,積項由AND運算而成
第摩根定理
及兩變數之和的補述等於各自變數取補數之積
表示某邏輯電路之輸入準位與輸出準位間之關西
四個相鄰
兩個相鄰
8對1線多工器
2對1線多工器
4對1線多工器
1對4線解多工器
1對2線解多工器
1對8線解多工器
BCD加法器
PLD簡介
唯讀記憶體(ROM)
可程式化陣列邏輯(PAL)
可程式化邏輯陣列(PLA)
加法器
編碼器
全加器
半加器
8對3線編碼器
4對2線編碼器
BCD編碼器
減法器
半減器
全減器
解碼器
2對4線解碼器
1對2線解碼器
3對8線解碼器
4對16線解碼器
輸出只跟內部的狀態有關。(因為內部的狀態只會在時脈觸發邊緣的時候改變,輸出的值只會在時脈邊緣有改變)
米利型有限狀態機
輸出不只跟目前內部狀態有關,也跟現在的輸入有關係。
各種其他類型正反器的基本組成部分
兩個反及閘或反或閘的輸入端輸出端進行交叉耦合或首尾相接,即可構成一個基本RS正反器。
D正反器
有一個輸入、一個輸出和一個時脈輸入,當時脈由0轉為1時,輸出的值會和輸入的值相等。此類正反器可用於防止因為雜訊所帶來的錯誤,以及通過管道增加處理資料的數量。
JK正反器
JK 正反器設有兩個輸入
二年甲班 4 林德峰